联系我们 Contact
你的位置:首页 > 技术支持 > 锦锋百科

AD9251 是一款双通道、14位模数转换器(ADC)

2024-3-14 14:22:06 点击:

SC1252 是一款双通道、14位模数转换器(ADC).

SC1252 是采用多级差分流水线架构,内置高性能采样保持电路和片内基准电压源的双通道、14位、20MSPS/40MSPS/65MSPS/80MSPS 模数转换器(ADC),采用 1.8V 模拟电源供电。
SC1252 内置输出纠错逻辑,在 80 MSPS 采样速率时可提供 14 位精度,并在整个工作温度范围内无失码状态。内置多种功能模式可使 SC1252 的灵活性达到最佳、系统成本最低,例如生成可编程数字测试码等。可获得的数字测试码包括内置固定码和伪随机码,以及可通过串行接口(SPI)进行配置的用户自定义测试码。
SC1252 需要一对差分时钟输入来控制所有内部转换,数字输出数据格式为偏移二进制或二进制补码。每个 ADC 通道均有一个数据输出时钟(DCO),用来确保接收数据具有正确的锁存时序。
SC1252 支持 1.8V 和 3.3V 两种 CMOS 输出电平,输出数据可以在单条输出总线上多路复用。SC1252 采用 64 引脚的 QFN 封装。

技术规格
ADC 直流特性

除非另有说明,AVDD=1.8 V、DRVDD=1.8 V、80MSps 采样率,VIN=−1.0 dBFS 差分输入、1.0 V 内部基准电压

SC1252
上海芯炽科技集团有限公司所有,未经允许,不得外传
20 / 21
应用信息
电源和接地建议
建议使用两个独立的电源为 SC1252 供电:一个用于模拟电源 AVDD,一个用于数字输出电源
DRVDD。对于 AVDD 和 DRVDD,应使用多个不同的去耦电容以屏蔽高频和低频噪声。去耦电容应
放置在接近器件引脚的位置,并尽可能缩短走线长度。SC1252 仅需要一个 PCB 接地层。对 PCB 模
拟、数字和时钟模块进行合理的去耦和巧妙的分隔,可以轻松获得最佳的性能。
裸露焊盘散热块建议
为获得最佳的电气性能和热性能,必须将 ADC 底部的裸露焊盘连接至模拟地 AGND。PCB 上裸
露的连续铜平面应与 SC1252 的裸露焊盘匹配。铜平面上应有多个通孔,以便获得尽可能低的热阻路
径以通过 PCB 底部进行散热。应当填充或堵塞这些通孔,防止通孔渗锡而影响连接性能。为了最大
化地实现 ADC 与 PCB 之间的覆盖与连接,应在 PCB 上覆盖一个丝印层,以便将 PCB 上的连续平面
划分为多个均等的部分。这样,在回流焊过程中,可在 ADC 与 PCB 之间提供多个连接点。而一个连
续的、无分割的平面则仅可保证在 ADC 与 PCB 之间有一个连接点。
VCM
VCM 引脚应通过一个 0.1uF 电容去耦至地。
RBIAS
SC1252 需要将一个 10 kΩ 电阻置于 RBIAS 引脚与地之间。该电阻用来设置 ADC 内核的主基准
电流,该电阻容差至少为 1%。
基准电压源去耦
VREF 引脚应通过外部一个低 ESR 0.1uF 陶瓷电容和一个低 ESR 1.0uF 电容的并联去耦至地。
SPI 端口
当需要转换器充分发挥其全动态性能时,应禁用 SPI 端口。通常 SCLK 信号、CSB 信号和 SDIO
信号与 ADC 时钟是异步的,因此,这些信号中的噪声会降低转换器性能。如果其它器件使用板上 SPI
总线,则可能需要在该总线与 SC1252 之间连接缓冲器,以防止这些信号在关键的采样周期内,在转
换器的输入端发生变化。
数据输出
如有数据输出延时固定需求,则有上电时序要求(需先上 DRVDD 的电间隔 ms 级延时之后再给
AVDD 上电)。若需通道间数据同步输出,则需对数据输出 path 进行复位(即对 0x08 地址写 0x03,
再将 0x08 地址配置为 0x00 即可)。